生活水平推动了家用电器前进的步伐,如今家电已经成为人们生活的必需品,冰箱,电视,微波炉等等早就成了家庭的标配。而我们在使用家电的时候,难免会遇到家电出现一些故障,而我们在遇到这些故障的时候,有些简单的可以通过我们自己检查来解决了,想要自己解决大家就需要懂一些家电维修基础知识,今天小编为大家介绍一些简单的家电维修基础知识,让大家能够解决一些家电故障小问题。
概述:NV320P是一个数字视频处理集成电路用于数字电视的视频处理,它包含视频降噪、动态补偿、图像锐度和清晰度增强等功能,并能进行扫描转换和去隔行扫描。NV320P是大规模高密度集成电路,它通过串行总线接口进行3绿10bit数/模转换,能支持多绿视频输入模式。该电路可应用于逐行扫描电视、网络电视、家庭剧场/多媒体电视、数字电视等领域。其特点如下:高集成nDSPTM视频增强处理;数字16bit YUV的多路视频输入数据格式;场频转换;芯片上的存储控制;三路10bit数模转换;无程序请求缺省模式。
在TCL***型机上测定
序号
|
符号
|
功能
|
序号
|
符号
|
功能
|
1
|
DQ
|
存储接口
|
105
|
VQ
|
输出数据VQ或RQ
|
2
|
DQ
|
存储接口
|
106
|
VQ
|
输出数据VQ或RQ
|
3
|
PVDD
|
3.3V供电,用于缓冲输出
|
107
|
TEST4
|
测试端
|
4
|
DQ
|
存储接口
|
108
|
PVSS
|
缓冲输出地
|
5
|
DQ
|
存储接口
|
109
|
DVQ
|
有效数据输出
|
6
|
DQ
|
存储接口
|
110
|
P60
|
PAL选择
|
7
|
PVSS
|
缓冲输出地
|
111
|
OEQ
|
YQ UQ和VQ输出使能
|
8
|
DQ
|
存储接口
|
112
|
PVDD
|
3.3V供电,用于缓冲输出
|
9
|
DQ
|
存储接口
|
113
|
PLLFS
|
选择外部PLL输出频率
|
10
|
DQ
|
存储接口
|
114
|
TEST1
|
测试端
|
11
|
PVDD
|
3.3V供电,用于缓冲输出
|
115
|
TEST3
|
测试端
|
12
|
DQ
|
存储接口
|
116
|
TEST2
|
测试端
|
13
|
DQ
|
存储接口
|
117
|
PVSS
|
缓冲输出地
|
14
|
DQ
|
存储接口
|
118
|
CSA
|
2-WIRE控制总线配置地址
|
15
|
PVSS
|
缓冲输出地
|
119
|
CSA
|
2-WIRE控制总线配置地址
|
16
|
DQ
|
存储接口
|
120
|
A
|
存储地址
|
17
|
DQ
|
存储接口
|
121
|
PVDD
|
3.3V供电,于缓冲输出
|
18
|
DQ
|
存储接口
|
122
|
A
|
存储地址
|
19
|
PVDD
|
3.3V供电,用于缓冲输出
|
123
|
A
|
存储地址
|
20
|
DQ
|
存储接口
|
124
|
A
|
存储地址
|
21
|
DQM
|
储存DQ屏蔽使能信号输出
|
125
|
A
|
存储地址
|
22
|
CLK
|
存储时钟输出
|
126
|
PVSS
|
缓冲输出地
|
23
|
PVSS
|
缓冲输出地
|
127
|
A
|
存储地址
|
24
|
LLA
|
参考时钟(13.5MHZ-6.75MHZ)
|
128
|
CS
|
存储片选择输出
|
25
|
VSS
|
芯片内部地
|
129
|
RAS
|
存储行地址脉冲输出
|
26
|
A
|
存储地址
|
130
|
PVDD
|
3.3V供电,用于缓冲输出
|
27
|
HRA
|
PLL返回信号
|
131
|
VDD
|
供电端,提供芯片内部
|
28
|
VDD
|
芯片内部供电
|
132
|
XTAL0
|
外部晶体输出
|
29
|
A
|
存储地址
|
133
|
XTAL1
|
外部晶体输入
|
30
|
A
|
存储地址
|
134
|
VSS
|
芯片内部地
|
31
|
PVDD
|
提供给缓冲输出的3.3V电压
|
135
|
CAS
|
存储列地址脉冲输出
|
32
|
A
|
存储地址
|
136
|
WE
|
存储写使能信号输出
|
33
|
A
|
存储地址
|
137
|
DQM
|
存储DQ屏蔽使能信号输出
|
34
|
SDA
|
数据线
|
138
|
DQ
|
存储数据
|
35
|
SCL
|
时钟线
|
139
|
PVSS
|
缓冲输出地
|
36
|
PVSS
|
缓冲输出地
|
140
|
DQ
|
存储数据
|
37
|
PCLK
|
象素时钟输出
|
141
|
DQ
|
存储数据
|
38
|
HSQ
|
水平同步输出
|
142
|
DQ
|
存储数据
|
39
|
HBQ
|
水平消隐输出
|
143
|
DQ
|
存储数据
|
40
|
PVDD
|
3.3V供电,用于缓冲输出
|
144
|
PVDD
|
3.3V供电,用于缓冲输出
|
41
|
VSQ
|
垂直同步输出
|
145
|
DQ
|
存储数据
|
42
|
VBQ
|
垂直消隐输出
|
146
|
DQ
|
存储数据
|
43
|
RADJ
|
最大标称值调节电阻
|
147
|
DQ
|
存储数据
|
44
|
PVSS
|
缓冲输出地
|
148
|
PVSS
|
缓冲输出地
|
45
|
YQ
|
输出数据YQ[9:0]或GQ[9:0]
|
149
|
DQ
|
存储数据
|
46
|
YQ
|
输出数据YQ[9:0]或GQ[9:0]
|
150
|
DQ
|
存储数据
|
47
|
YQ
|
输出数据YQ[9:0]或GQ[9:0]
|
151
|
DQ
|
存储数据
|
48
|
PVDD
|
3.3V电压,用于缓冲输出
|
152
|
DQ
|
存储数据
|
49
|
YQ
|
输出数据YQ[9:0]或GQ[9:0]
|
153
|
PVDD
|
3.3V供电电压,用于缓冲输出
|
50
|
ADGVD
|
数字地,用于DAC
|
154
|
DQ
|
存储数据
|
51
|
ADVDD
|
数字供电电压,用于DAC
|
155
|
DQ
|
存储数据
|
52
|
YQ
|
输出数据YQ[9:0]或GQ[9:0]
|
156
|
DQ
|
存储数据
|
53
|
PVSS
|
缓冲输出地
|
157
|
PVSS
|
缓冲输出地
|
54
|
|
|
158
|
DQ
|
存储数据
|
55
|
|
|
159
|
TEST5
|
测试端
|
56
|
YA
|
模拟Y或G输信号
|
160
|
P3VDD
|
PLL3模拟供电端3.3V
|
57
|
YVDD
|
3.3V模拟供电电压,用于Y/G通道
|
161
|
PSVDD
|
PLL3模拟地
|
58
|
YGUD
|
模拟地,用于Y/G通道
|
162
|
PVDD
|
3.3V供电电压,用于缓冲输出
|
59
|
YQ
|
输出数据YQ或GQ
|
163
|
TEST8
|
测试端
|
60
|
YQ
|
输出数据YQ或GQ
|
164
|
TEST6
|
测试端
|
61
|
PVDD
|
3.3V供电电压,用于缓冲输出
|
165
|
TEST7
|
测试端
|
62
|
|
|
166
|
PVSS
|
缓冲输出地
|
63
|
UA
|
模拟-(B-Y)或B输出信号
|
167
|
CLP0
|
嵌位控制信号输出
|
64
|
UVDD
|
3.3V模拟供电,用于-(B-Y)或B通道
|
168
|
HREF0
|
水平参考信号输出
|
65
|
UGND
|
模拟地,用于-(B-Y)或B通道
|
169
|
CLK0
|
13.5MHZ时钟输出,用于外部ADC
|
66
|
YQ
|
输出数据YQ或GQ
|
170
|
PVDD
|
3.3V供电电压,用于缓冲输出
|
67
|
YQ
|
输出数据YQ或GQ
|
171
|
Y
|
输出数据Y
|
68
|
COMP
|
补偿端
|
172
|
Y
|
输出数据Y
|
69
|
UA
|
模拟-(B-Y)或B输出信号
|
173
|
Y
|
输出数据Y
|
70
|
VVDD
|
3.3V模拟供电,用于-(R-Y)或B通道
|
174
|
Y
|
输出数据Y
|
71
|
VGND
|
模拟地,用于-(R-Y)/R通道
|
175
|
Y
|
输出数据Y
|
72
|
YQ
|
输出数据YQ或GQ
|
176
|
Y
|
输出数据Y
|
73
|
UQ
|
输出数据UQ或BQ
|
177
|
VSS
|
芯片内部地
|
74
|
VREFOUT
|
带隙参考电压输出
|
178
|
Y
|
输出数据Y
|
75
|
AGND
|
模拟地
|
179
|
Y
|
输出数据Y
|
76
|
VREFIN
|
参考电压输入
|
180
|
U
|
输出数据U
|
77
|
AGND
|
3.3V模拟供电电压
|
181
|
U
|
输出数据U
|
78
|
VSS
|
用于芯片内部地
|
182
|
VDD
|
供电端,提供芯片内部
|
79
|
PVSS
|
用于缓冲输出地
|
183
|
U
|
输出数据U
|
80
|
UQ
|
输出数据UQ或BQ
|
184
|
U
|
输出数据U
|
81
|
UQ
|
输出数据UQ或BQ
|
185
|
U
|
输出数据U
|
82
|
UQ
|
输出数据UQ或BQ
|
186
|
U
|
输出数据U
|
83
|
PVDD
|
3.3V供电电压,用于缓冲输出
|
187
|
U
|
输出数据U
|
84
|
UQ
|
输出数据
|
188
|
U
|
输出数据U
|
85
|
VDD
|
供电脚,用于芯片内部
|
189
|
V
|
输出数据V
|
86
|
UQ
|
输出数据
|
190
|
V
|
输出数据V
|
87
|
UQ
|
输出数据
|
191
|
V
|
输出数据V
|
88
|
UQ
|
输出数据
|
192
|
V
|
输出数据V
|
89
|
PVSS
|
缓冲输出地
|
193
|
V
|
输出数据V
|
90
|
UQ
|
输出数据UQ或BQ
|
194
|
V
|
输出数据V
|
91
|
UQ
|
输出数据UQ或BQ
|
195
|
V
|
输出数据V
|
92
|
UQ
|
输出数据UQ或BQ
|
196
|
V
|
输出数据V
|
93
|
PVDD
|
3.3V供电电压,用于缓冲输出
|
197
|
ODD
|
奇帧标志
|
94
|
VQ
|
输出数据VQ或RQ
|
198
|
VS
|
垂直同步输入
|
95
|
VQ
|
输出数据VQ或RQ
|
199
|
HS/CLP
|
水平同步或嵌位输入
|
96
|
VQ
|
输出数据VQ或RQ
|
200
|
HREF
|
水平参考输入信号
|
97
|
VQ
|
输出数据VQ或RQ
|
201
|
CREF
|
参考时钟输入
|
98
|
PVSS
|
缓冲输出地
|
202
|
LLC
|
行锁时钟或采集PLL参考时钟
|
99
|
VQ
|
输出数据VQ或RQ
|
203
|
HRC
|
水平参考输出
|
100
|
VQ
|
输出数据VQ或RQ
|
204
|
RESET
|
复位输入
|
101
|
P1GVD
|
PLL1模拟地
|
205
|
P2GND
|
PLL2模拟地
|
102
|
P1VDD
|
PLL1模拟供电脚3.3V
|
206
|
P2VDD
|
PLL2模拟供电端,3.3V
|
103
|
VQ
|
输出数据VQ或RQ
|
207
|
PVSS
|
缓冲输出地
|
104
|
PVDD
|
3.3V供电,用于缓冲输出
|
208
|
DQ
|
存储数据
|
本文出自家电维修网: http://www.bjjdwx.com/tcl/6218.html欢迎转载,转载请保留链接。